• 431.81 KB
  • 2022-08-08 发布

数字电路课程学习指导书_工学_高等教育_教育专区

  • 36页
  • 当前文档由用户上传发布,收益归属用户
  1. 1、本文档由用户上传,淘文库整理发布,可阅读全部内容。
  2. 2、本文档内容版权归属内容提供方,所产生的收益全部归内容提供方所有。如果您对本文有版权争议,请立即联系网站客服。
  3. 3、本文档由用户上传,本站不保证质量和数量令人满意,可能有诸多瑕疵,付费之前,请仔细阅读内容确认后进行付费下载。
  4. 网站客服QQ:403074932
郑州大学现代远程教育《数字电路》课程学习指导书许金梅编\n■课程内容与基本要求课程采用教材为《数字逻辑与数字系统》,主要学习六个章节:数字逻辑基础、逻辑门电路、组合逻辑电路、触发器、吋序逻辑电路、脉冲波形的产生与整形。内容包括:半导体二极管、三极管的开关特性,逻辑代数的公式、定理、逻辑函数的的公式、图形化简法,CMOS和TTL集成门电路,组合逻辑电路的分析与设计,常用中规模集成电路的功能与应用,触发器的逻辑功能及触发器逻辑功能的描述方法,时序电路的分析和设计方法。计数器、寄存器的功能、分类、常用中规模集成计数器的功能、应用,多谐振荡器,施密特触发器,单稳态触发器的功能与应用。数字电路是计算机科学技术专业的重要的专业基础课,是电子数字计算机基础理论的一个重要组成部分,它为“计算机组成原理”,“计算机组织”,“计算机体系结构”及“微型计算机原理及接口”等的后续课程提供必要的逻辑设计基础。通过课程学习,掌握数字电路的工作原理和分析方法;掌握常见的中、小规模集成电路的功能、外部特性、主耍参数及典型应用,为研究通用或专用数字系统、超大规模集成系统打下必要基础。■课程学习进度与指导(用*号注明重点章节)皿-44-早,课程内容学时分配学习指导第一章数字逻辑基础4学时以课件学习为主重点理解逻辑代数的公式、定理、逻辑函数的的公式、图形化简法。公式、定理、规则的正确应用,逻辑函数化简的准确性。第二章逻辑门电路2学时以课件学习为主重点理解CMOS和TTL集成门电路,外部特性,即逻辑功能和\n电气特性。第三章*组合逻辑电路10学时以课件学习为主重点理解组合逻辑电路的分析与设计,常用中规模集成电路的功能与应用。第四章触发器2学时以课件学习为主重点理解触发器的逻辑功能及触发器逻辑功能的描述方法。触发器的触发方式第五章*时序逻辑电路12学时以课件学习为主重点理解时序电路的分析和设计方法。计数器、寄存器的功能、分类、常用中规模集成计数器的功能、应用。第八章脉冲波形的产生与整形2学时以课件学习为主重点理解555定时器的电路结构及其功能。多谐振荡器,施密特触发器,单稳态触发器的功能与应用第一章数字逻辑基础本章共分四节。第一节计数体制,第二节常用编码,第三节二极管和三极管的开关特性,第四节逻辑代数基础一、章节学习目标与要求1、理解十进制、二进制、十六进制分别是以基数R为10、2、16的计数体制。理解码制概念,了解循环码,ASCII码的表现形式。理解半导体二极管、三极管的开关运用特性。理解逻辑函数的建立过程,同一个逻辑函数可由真值表、逻辑函数表达式、卡诺图、逻辑电路图四种不同形式来表示。\n2、掌握儿种不同数制之间的转换方法。掌握8421BCD码、5421BCD码、余3BCD码的表现形式。掌握逻辑函数的代数化简法。掌握逻辑函数的卡诺图化简法。掌握“与”、“或”、“非”的基本运算。掌握运用逻辑代数基本公式和常用公式得到的吸收法、消去法、合并项法和配项法,将逻辑函数化简成最简与或表达式二、本章重点、难点逻辑代数的公式、定理、逻辑函数的公式、图形化简法。三、章节练习(-)习题1、将下列十六进制数转换为二进制数[98EBC]十六2、将下列十进制数转换为十六进制数[100]十[10]十[110]十[88]十3、用逻辑代数的基木公式和常用公式,化简下列逻辑函数:F1=AB+AB+AF2=ABC+ABC+ABC+ABC+ABF3=A+B+C+D+ABCDF4=AB+AC+BC+A+C4、用卡诺图化简下列函数(1)E(A,B,C)二工(0,1,2,4,5,7)(2)F(A,B,C,D)=1(2,3,6,7,8,10,12,14)(3)F(A,B,C,D)二E(0,1,2,3,4,6,8,9,10,11,12,14)5、用卡诺图化简下列函数1.F=ABCD+ABCD+ABO)+ABCD+ABCD无关项+ABCD+ABCD+ABCD+ABCD2.F=ABCD+ABCD+ABCD+ABCD无关项:ABCD+ABCD+ABCD(二)单选题1.67所对应的二进制数和十六进制数分别为—。()A.(HOOOOI)b,(61)„B.(1000011)b,(43)„\nC.(HOOOOI)b,(C2)HD.(IOOOOII)b,(86)H1.8421BCD码O11OO1O1OO1O.00010110所对应的十进制数为。()A.(652.16)dB.(1618.13)nC.(652.13)DD.(1618.06)D2.在二一一十进制编码中相邻两组代码间只有一位取值不同,而其他位均相同称码。A.BCDB.余3C.ASCIID.Gray(循环)3.n个变量的最小项是A・n个变量的积项,它包含全部n个变量,每个变量可用原变量或非变量B・n个变量的和项,它包含全部n个变量,每个变量可用原变量或非变量C.n个变量的积项,它包含全部n个变量,每个变量仅为原变量D.n个变量的和项,它包含全部n个变量,每个变量仅为非变量5.最小项ABCD的逻辑相邻项是A.ABCDB.ABCDC.ABCDD.ABCD(三)多选题1•下面数制转换正确的是:A.(10)D=(1010)B=(A)H=(00010000)BCDB.(110)D=(01101110)B=(6E)H=(000100010000)BCDC.(100)0=(01100100)B二(64)11=(000100000000)BCDD.(88)D=(01011000)B二(58)H=(10001000)BCD2.使用布尔代数定律时,利用规则可得到更多的公式。A.代入B.反演C.对偶D.合并项法1.利用布尔代数的基本定律和恒等式化简逻辑函数时,常用_。A.合并项法B.吸收法4.下面逻辑式中,正确的是:C.消去法D.配项法(5.A.A®B=AQBB・A+A=lC.A•A=0D.下面逻辑式屮,正确的是:A.A+A=AB.A+A=OC.A+A=lD・A•A=A(四)判断题(正确写A,错误写B)\n转换成十六进制代码为(6E)H;而8421BCD码为(OOOIOOOIOOOO)bcd。()2.美国信息交换标准码的简称为ASCTTo()3若对32个信号进行编码至少需用4位二进制代码。()1.用四位二进制数码来表示一位十进制数称二十进制编码,也叫做BCD码。()2.在二一一十进制编码屮相邻两组代码间只有一位取值不同,而其他位均相同称余3码。()第二章逻辑门电路本章共分五节。第一节分立元件门电路,第二节TTL集成逻辑门电路,第三节其它类型的TTL门电路,第四节MOS逻辑门,第五节数字集成电路使用屮应注意的问题一、章节学习目标与要求1、理解TTL与非门工作原理、传输特性及参数。理解CMOS反相器及其逻辑门电路的电路组成及工作原理。2、掌握“与”、“或”、“非”三种基本逻辑关系及其门电路。学会其他功能的TTL集成门电路(0C门、三态门)。根据数字集成电路使用中应注意的问题,能实际运用。二、本章重点、难点CMOS和TTL集成门电路的外部特性,即逻辑功能和电气特性。三、章节练习(-)习题1、为什么说TTL与非门输入端在以下3种接法时,在逻辑上属于输入为0?(1)输入端接地(2)输入端接低于0.8V的电源(3)输入端接同类与非门输出低电平0.4V2、为什么说TTL与非门输入端在以下3种接法时,在逻辑上属于输入为1?(1)输入端接同类与非门输出高电平3・6V\n(2)输入端接高于2V的电源(3)输入端悬空3、在用或非门时,对多余输入端的处理方法同与非门的处理方法有什么区别?(二)单选题1.写出下图所示电路的逻辑功能为:A.三态输出门B.F=4+BC.三态输出与非门D.F=ABC2.若输入变量A、B全为1时,输出F二0,则其输入与输出的关系是:()A.非B.与C.与非D.或3.若输入变量A、B全为1时,输岀F二1,则其输入与输出的关系是:()A.非B.与C.与非D.或非4.TTL|'1电路输入端悬空时,应视为o()A.高电平B.低电平C.不定D.高阻5.集电极开路门(0C门)在使用时须在之间接一电阻。()A.输出与地B.输出与输入C.输出与电源D.不接电阻(三)多选题1.若输入变量A、B全为1时,输出F二1,则其输入与输出的关系是:()A.异或B.同或C.或非D.与2.若输入变量A、B全为1时,输出F=0,则其输入与输出关系是:()A.异或B.同或C.与非D.或非3.TTL与非门输入端在以下哪些接法时,逻辑上属于输入为1?()\nA.输入端接+5VB.输入端接高于2V的电源C.输入端悬空D.输入端接0・3VE.输入端接同类与非门输出高电平3・6V4.TTL与非门输入端在以下哪些接法时,逻辑上属于输入为0?()A.输入端接低于0.8V的电源B.输入端接地C.输入端悬空0.输入端接+5VE.输入端接同类与非门输出低电平0.4V5.实现逻辑函数F=AB+AB的电路有:FAC.B.FFE.BABA(四)判断题(正确写A,错误写B)1.由于二极管具有单向导电特性,即外加正向电压时导通,外加反向电压时截止,因此可作开关元件使用。()2.数字电路中的三极管一般工作于饱和区和截止区,而放大区只是一种过渡状态。()3.如果把门电路的输入、输岀电压的高电平赋值为逻辑“0”,低电平赋值为逻辑“1”,这种关系称为正逻辑关系。()4.SSI是指小规模集成电路;MSI是指中规模集成电路;LSI是指大规模集成电路;VLSI是指超大规模集成电路。()5.CMOS“与非”门不用的多余输入端的处理方法有:接高电平或与其他输入端相连。()第三章组合逻辑电路本章共分十节。第一节组合逻辑电路特点,第二节小规模集成电路构成的组合电路的分析与设计,第三节编码器,第四节译码器,第五节数据分配器与数据选择器,第六节数值比较电路,第七节算术运算电路,第八节奇偶校验电路,第\n九节用中规模集成电路构成的组合电路的设计,第十节组合逻辑电路的竞争-冒险。一、章节学习目标与要求1、理解组合逻辑电路特点,中规模集成数字电路的特点。2、掌握组合逻辑电路分析方法和设计方法。掌握使用中规模集成电路设计组合逻辑电路的步骤和方法。掌握运用中规模集成电路的功能设计组合逻辑电路。如译码器,数据选择器。二、本章重点、难点:组合逻辑电路的分析与设计,常用中规模集成电路的功能与应用。主要内容:木章介绍了组合逻辑电路的分析方法和设计方法及组合逻辑电路中的竞争冒险。三、章节练习(-)习题1、四门功课分别A、B、C、D,通过A二1分、B二2分、C二4分、D二5分,总分28分为合格。不通过A、B、C、D分别0分。2、试用输出低电平有效的3线一8线译码器和逻辑门设计一组合电路。该电路输入X,输出F均为三位二进制数。二者之间的关系如下:A.门电路B.触发器C.计数器D.寄存器(1)2WXW5吋,F二X+2(2)X<2时,F二1(3)X>5时,F二0(二)单选题组合逻辑电路通常由组合而成。1.2.要使3:8线译码器(74LS138)能正常工作,使能控制端的电平信号应是:A.100B.111C.011D.0001.3:8线译码器(74LS138)的惟一输出有效电平是电平。()A.高B.低C.三态D.任意2.一位8421BCD码译码器的数据输入线与译码输出线组合是:()A.4:16B.1:10C.4:10D.2:4\n1.采用四位比较器(74LS85)对两个四位数比较时,先比较:()A.最低位B.次高位C.次低位D.最高位(三)多选题1.组合逻辑电路的特点有:。()A.电路某时刻的输出只决定于该时刻的输入;B.含有记忆元件C.输出、输入间无反馈通路D.全部由门电路构成E.电路输出与以前状态有关2.下列器件属于组合电路的有:o()A.计数器B.寄存器C.全加器D.数字比较務E.奇偶检测器3.下图所示的组合逻辑电路,实现F=)的逻辑函数为:O()FABA.A2A1A00D1D2D3D4D5°6°7174151八路数抑选择器A2A174151Ao八路数据选样器D0DID2D4D5D6DEFCC.AB&llJ1LLFoFiFiF、FxF、FaFi74138S]S2S3^2AA)1匚1II5VABCB.D.\n1.八路数据选择器如下图所示,该电路实现的逻辑函数是F二A.AB+ABC-A㊉BB.AB+ABD.A+B\n1.八路数据选择器如图下所示,该电路所实现的逻辑函数是F二(A.ACD+BCD+ABC+ABCB.Lm(6,8,9,13)|F二Ao丫A.A:八路数据选择器D°D]D2D3D4D5D6D7I11丄D万cBA1C.Sm(6,8,13,14)D.Zm(6,7,8,9,13,14)(四)判断题(正确写A,错误写B)1.数字电路按逻辑功能的不同,分成两大类即:组合电路和时序电路。()2.组合电路的特点是电路任意时刻输岀状态只取决于该时刻的输入状态,而与该时刻前的电路状态无关。()3.全加器、译码器、数字比较器、数据选择器、奇偶检测器均是时序逻辑单元电路。()4.n个输入端的二进制译码器,共有2“个输出端。对于每一组输入代码,仅有一个输出端为有效电平。()5.数值比较器的逻辑功能是对输入的两个数据进行比较,它有AB、A=B三个输出端。()第四章触发器本章共分四节。第一节基本触发器,第二节TTL集成触发器,第三节MOS触发器,第四节触发器逻辑功能的转换。一、章节学习目标与要求1、理解触发器特点:两个稳态,触发翻转,可存储二进制信息。理解触发器结构,及其触发方式。基本RS触发器,同步RS触发器,主从触发器,维持阻塞触发器及利用CMOS传输门加基本触发器组成的三态RS锁存触发器。2、掌握触发器功能包括:RS、JK、T、T\D等触发器逻辑功能。\n掌握用真值表、特性方程或状态转换图、驱动表、时序波形图等方法来描述\n触发器逻辑功能。掌握运用触发器逻辑功能的转换二、本章重点、难点触发器的逻辑功能及触发器逻辑功能的描述方法。触发器的触发方式。三、章节练习(一)习题1、试画岀维持阻塞D型触发器在图4-26所示波形作用下的Q端波形,触发器初始状态为零。D211)1&1CP>C1□<—2、试画出图4-27各触发器Q端波形,设初始状态均为零状态。\nCPID>C1CPQ6Q1J>C1IKQ71JQ8IK3QQ1Q9QCP图4-27(二)单选题1.请选择JK触发器正确的特性方程式。,Qn+1=JQn+KQnB.Qn+l=JQn+KQnC・Qn+1=JQn+KQnD.Qn+1=JQn+KQn2.电路如图所示,画出在CP波形作用下的输出波形(各触发器的初态均为“0”)。Q、02B.A.3•试写出图示各TTL触发器输出的次态函数((T)。u>ciIK0~Q,QiQ\nA・Q〕Q:、Q;=Q;c.Q;P、Q;宜4.试写出图示各TTL触发器输出的次态函数(Qn+1)。RQlQ;、Q;+1d.Q;+1=0Q;IDCP—>C10©a.qT=i、Q、q;Qi。、Q:PQ?c.Q;5.下列哪类触发器有一次翻转问题:Q〉Q;U、Q、Q;A•同步R-S触发器B.主从J-K触发器C.维持阻塞D触发器D.边沿J-K触发器三、多选题1.触发器逻辑功能的描述方法有等。A.功能表B.特性方程C.状态D.激励表R.时序图2.下列触发器中输入无约朿项者有:A.基本RS触发器;B.同步RS触发器;C.D触发器;D.JK触发器;E・T触发器3.属于脉冲边沿触发的触发器有:A.同步RS;B.主从JK;C.边沿JK;D.基木RS;E.维持阻塞D4・JK触发器在CP脉冲作用下,欲使0闻=Q”,则输入信号应为:(A.J二K二1B.J二Q,K二QC.J二Q,K二QD.J=(2,K=15.JK触发器在CP脉冲作用下,欲使Q:,+l=Q,1,则输入信号应为A.J=K=OB.J二Q,\n(四)判断题(正确写A,错误写B)1.触发器是具有记忆功能的基本逻辑单元。()2.触发器有两个稳态,它可记录一位二进制码,存储8位二进制信息需要8个触发器。()3.维持阻塞D触发器的特性方程(次态方程)是Qn+1二Do()4.JK触发器的特性方程(次态方程)是Q,tU=JQ"+KQno()5.在CP脉冲作用下,具有下图所示功能的触发器是JK触发器。()XY二0巾/XY二1巾/XY二d)0/第五章时序逻辑电路本章共分六节。第一节时序逻辑电路的特点和表示方法,第二节时序电路的分析方法,第三节寄存器,第四节计数器,第五节顺序脉冲发生器,第六节时序逻辑电路的设计方法。一、章节学习目标与要求1、理解时序逻辑的特点。在时序逻辑电路中,任一时刻的输岀信号不仅和当时的输入信号有关,而且还与电路原来的状态有关,这就是时序电路在逻辑功能上的特点。2、掌握描述吋序电路逻辑功能的方法:包括状态方程、驱动方程和输岀方程、状态转换表、状态转换图和时序图等。它们各具特色,在不同场合各有应用。掌握时序逻辑电路的分析方法。掌握同步时序逻辑电路的设计方法。掌握典型的屮规模集成计数器逻辑功能,根据功能真值表能扩展应用。二、本章重点、难点时序电路的分析和设计方法。计数器、寄存器的功能、分类、常用中规模集成计数器的功能、应用。三、章节练习(-)习题1、试用74161采用复位法构成十二进制计数器。2、用1片74LS90组成六进制计数器。\n3、用2片74LS90组成24进制计数器。(二)单选题1.电路的输出状态不仅与当前的输入信号有关,述与前一时刻的输出有关,该种电路为,选择正确答案:()A.组合电路B.时序电路C.逻辑门电路D.存储屯路2.用n个触发器构成计数器,可得到的最大计数长度(即计数模)为:()A.nB・2nC・n2D・2n3.同步时序电路和异步时序电路比较,其差异在于后者。()A.没有触发器B.没有统一的时钟脉冲控制A.没有稳定状态D.输出只与内部状态有关4.一位8421BCD码计数器至少需要—个触发器。A.3B.4C・5D・105.某时序电路的外输人为X,输出为Z,状态按Q2Q1排序,其状态转换真值表如下表所示,则该电路的逻辑功能是。()Xer2:+,Z000101001000010010011010100010101100110001111000A.模3加/减计数器B.模4加法计数器C.模4减法计数器D.模4加/减计数器(三)多选题1.对于数字电路(组合数字电路和时序数字电路),下列哪种说法正确:O()A.从电路结构上讲,时序逻辑电路应包括组合逻辑电路和存储电路两大部\n分,而且从输出到输入之间应有反馈路径A.一个时序逻辑电路任一时刻更新后的输出状态(次态),不仅与当时输入变量的状态有关,而且与电路原来所处的状态(原态)有关B.从电路结构上讲,组合逻辑电路应包括时序逻辑电路和存储电路两大部分,而且从输出到输入Z间应有反馈路径C.一个组合逻辑电路任一时刻更新后的输出状态(次态),不仅与当时输入变量的状态有关,而且与电路原来所处的状态(原态)有关2•时序逻辑电路的特点是:。()A.仅由门电路组成B.有“记忆”功能C.某时刻电路的输出不仅仅决定于该时刻的输入A.无反馈通路E.含存储元件或反馈延迟电路3•时序逻辑电路在结构上一定包含o()A.组合逻辑电路B.存储电路(触发器)C.输岀必须反馈到输入端D.与输入无关B.存储电路的输出状态与输入变量一起决定电路的输出状态1.下列器件属于吋序电路的有。()A.全加器B.寄存器C.奇偶校验器D.计数器E.节拍发生器2.采用集成中规模加法计数器74LS161构成的电路如图所示,选择十二进制加法计数器:。()Q°Q]Q2Q3Q()Q[Q?Q3A.B.QoQiQ?Q3\n00111111c.D.(四)判断题(正确写A,错误写B)1.电路任一时刻的输出状态不仅取决于当时的输入信号,而且还取决于电路原来的状态称组合电路。()2•时序电路中可以没有组合电路,也可以没有存储电路。()3.组合电路与时序电路的主要区别:有无记忆功能。()4•同步计数器,输入时钟脉冲时触发器的翻转不是同时进行的。()5.组成模为100的计数器需要1片74LS16E()第八章脉冲波形的产生与整形本章共分二节。第一节集成555定时器及应用,第二节门电路构成的矩形波发生器及整形电路一、章节学习目标与要求1、理解555定时器的电路结构及其功能。2、掌握555时基电路构成多谐振荡器、单稳态触发触发器、施密特触发器的基本概念,及参数设置。掌握多谐振荡器的基本概念、常见的几种电路形式及参数。掌握单稳态触发触发器的基本概念、常见的几种电路形式及参数、单稳态触发器的应用。掌握施密特触发器的基本概念、常见的儿种电路形式及参数,施密特触发器的应用。二、本章重点、难点脉冲的产生、变换和测量等。多谐振荡器,施密特触发器,单稳态触发器的功能\nRbCTA.7~0.7(侃+2允)CB.7~0.7(侃+允)厂3.C.T~&+2脇CD.7'~0・1(凡+脇厂555定时器构成的多谐振荡器如图所示,其振荡频率为Vcc5550.01丁UFA.Fl/TQl/O.7(何+2QCB.T~1/O.7(Ra+Rb)CC.T~l/(允+2允)CD.T~10/(允+4)c将边沿变化缓慢的脉冲变成边沿陡峭的脉冲,可使用A.多谐振荡器B.施密特触发器与应用。三、章节练习(一)习题1、用555定吋器设计一个冋差电压为二2V的施密特触发器。(二)单选题1.555定时器的阈值分别为12911A・尹cc氏~^ccC.亍/“和~^ccD・尹cc和1.555定时器构成的多谐振荡器如图所示,其振荡周期为oRaI5555.C.单稳态触发器D.微分电路含有滋元件的脉冲电路,分析的关键是10.01丁卩F\nC.门电路(三)多选题D.触发器1.双极型555定吋器由组成。A.电阻分压器B.比较器C.基本RS触发器D.三极管开关E.输出缓冲器1.不能起到定吋作用的触发器是:A.施密特触发器B.双稳态触发器C.多谐振荡器D.单稳态触发器2.施密特触发器是:A.电平触发B.适用于慢变化的信号C.脉冲触发D.不适合于慢变的信号4.单稳态触发器的暂稳态时间与无关。A.触发信号的持续时间B.所用门电路的种类C.其输出端的负载特性5.石英晶体的特点是:D.电路的时间常数A.频率稳定性好B.选频特性好C.品质因素低D.品质因素咼E.易受温度变化影响(四)判断题(正确写A,错误写B)1.555定时器是模拟电路和数字电路混合而成的集成电路。(2.当555定时器具有控制输入电压时,阈值电压和触发电压将不再取决于Keo3.多谐振荡器的特点:它有一个稳定状态和一个暂稳状态。4.单稳态触发器暂态时间取决于电路本身的参数,与触发信号无关。5.施密特触发器是一种脉冲波整形电路。\n考试模拟题第一部分客观题一、单选题(每题1分,共10分)1.F=AB+CD,则它的反函数是A.F=(A+B)(C+D)B.F=A+BC+万2.D.J=A+BCDC.F=(A+B)・(C+D)最小项ABCD的逻辑相邻项是A.ABCDB.ABCDC.ABCDD.ABCD码。4.5.6.A、BCDB、余3C、ASCIID、Gray(循环)TTLn电路输入端悬空时,应视为:A.高电平B.低电平C.不定D.高阻要使3:8线译码器(74LS138)能正常工作,使能控制端S|,S2,S3的电平信号应是:组合逻辑电路通常由组合而成。A•门电路B.触发器C.计数器D.寄存器3.在二一一十进制编码中相邻两组代码间只有一位取值不同,而其他位均相同称7.采用四位比较器(74LS85)对两个四位数比较时,先比较:8.A.最低位B.次高位C•次低位D-最高位请选择JK触发器止确的特性方程式:A-QnU=JQn+KQn9.C-Qn^]=JQn^KQn0+i=JQl+KQn-位8421BCD码计数器至少需要个触发器。A、3C、5D、1010.A.工作速度高B.触发器利用率高同步计数器和异步计数器比较,同步计数器的显著优点是:\n二、多选题(每题1分,共5分)11.最小项A方C万的逻辑相邻项是:()A、ABCDB、ABCDC、ABCDD、~A~BCD12.TTL与非门输入端在以下哪些接法时,逻辑上属于输入为1?()A、输入端接+5VB、输入端接高于2V的电源C、输入端悬空D、输入端接0.3VE、输入端接同类与非门输出高电平3.6V13.JK触发器在CP脉冲作用下,欲使Qn+[=~QX,则输入信号应为:()A、J二K二1B、J二Q,K=0C、J二0,K二QD、J二0,K二114.可构成一位8421BCD码计数器的触发器个数是:()A、3B、4C、5D、6E、1015.多谐振荡器的特点是:()A、产生矩形波B、没有稳态C、不需外加触发信号D、有稳态E、需外加触发信号三、判断题:(每题1分,共10分,正确写A,错误写B)16.同模拟相比,数字信号的特点是它的离散性。一个数字信号只有两种取值,分别表示为“0”和“1”。()17.“当一件事的儿个条件中只要有一个得到满足,这件事就会发生,”这种关系称为与逻辑。()18.对于任意一个最小项,只有一组变量取值使其值为lo()19.在逻辑代数中,有三种基本逻辑运算:与、或、和非。()20.数值比较器的逻辑功能是对输入的两个数据进行比较,它有AVB、A>B、A=B三个输出端。()21.数据选择器又称多路转换器,是一种多路输入,单路输出的逻辑部件。()22.对于D触发器,欲使Q“—Q“,输入D=Q".()23.组合电路与吋序电路的主要区别:有无记忆功能。()24.组成模为100的计数器需要1片74LS161o()25.单稳态触发器暂态时间取决于电路本身的参数,与触发信号无关。\n第二部分主观题一、化简函数:(共21分)1.利用逻辑代数的基本公式和常用公式化简下列各式:(7分)F=/\BC+ABC+BC2.利用卡诺图将下列函数化简成最简与一或表达式(1)F(A,B,C)=功2(0,1,2,4,5,7)(7分)3.F=ABCD+ABCD+ABCD+ABCD+ABCD无关项:ABCD+ABCD+ABCD+ABCD+ABCD&分)二、简答题:(共24分)1•简要说明74LS138译码器的逻辑功能。1.简述组合电路的特点。2.简述时序电路的特点。3.简述多谐振荡器的特点。三、设计题:(共30分)1.试用一片输出低电平有效的3线一8线译码器74LS138设计一个判定电路。只有在主裁判同意的前提下,三名副裁判屮多数同意,比赛成绩才被承认,否则比赛成绩不予承认。2.74LS161四位同步二进制加法计数器的真值表如下:试设计一个九进制计数器。真值表:输入输出CrldpTCPD0D1°2°3QQQ012%Qcc0XXXXXXXX0000010XXtDoD1D2%%D1D2°301111tXXXX计数110XXXXXX保持不变11X0XXXXX保持0\n附:答案或答案要点第一部分客观题答案1A单选2A单选3D单选4A单选5A单选6A单选7D单选8A单选9B单选10A单选11AD多选12ABCE多选13ACD多选14BCDE多选\n15ABC多选16A判断题17B判断题18A判断题19A判断题20A判断题21A判断题22B判断题23A判断题24B判断题25A判断题第二部分主观题答案一、化简函数(共21分)1.F=ABC+ABC+BC2、F(A,B,C)二工hi(0,1,2,4,5,7)=1解:3.F=ABCD+ABCD+ABCD+ABCD+ABCD无关项:ABCD+ABCD+ABCD+ABCD+ABCD解:\nX00X1XX10110X0010001111000011110F=AB+BD+BDF=AD+BD+BD二、简答题(共24分)省略三、设计题(共30分)省略章节练习答案第一章数字逻辑基础三、章节练习答案(-)习题1、将下列十六进制数转换为二进制数[98EBC]十六解:[98EBC]十六二[10011000111010111100]二2、将下列十进制数转换为十六进制数[100]十[10]十[110]十[88]十解:[100]十二[64]„[10]十二[Ah[110]十二[6E]„[88]十二[58hF1=AB+AB+A解:fi=aE+Rb+a=A(1+B)+AB=A+AB=A+B3、用逻辑代数的基本公式和常用公式,化简下列逻辑函数:F2=ABC+ABC+ABC+ABC+AB^:F2^ABC+ABC+ABC+ABC+AB=AB+AB+AB=A+AB=A+B\nF3=A+B+C+D+ABCD解:F3=A+B+C+D+ABCD=A+B+C+D+ABCD=ABCD+ABCD=1F4=AB+AC+BC+A+C解:F4=AB+^+BC+A+C=A(1+B)+BC±C+A=(A+A)+C+B=1+(C+B)=14、(1)F(A,B,C)二工(0,1,2,4,5,7)解:\BCa\00011110(2)F(A,B,C,D)(2,3,6,7,8,10,12,14)解:000111001100111001100110F=AD+AC00011110(3)F(A,B,C,D)=Z(0,1,2,3,4,6,8,9,10,11,12,14)11011110F=B+AC+AC解:\n100110011111011110F=B+D1.F=ABCD+ABCD+ABCD+ABCD+ABCD无关项ABCD+ABCD+ABCD+ABCD+ABCD解:\CDab\000111100X00X0011XX111011010X001F=AB+BD+BDF=AD+BD+BD1.F=ABCD+ABCD+ABCD+ABCD无关项:ABCD+ABCD+ABCD解:\CDab\000111100010X0100X101100X0100110F=ABCD+CD+ABD(二)1.(B.)2.(A.)3.(D・)4.(A.)5.(B)(三)1.(A.B.C.D.)2.(A.B.C.)3.(A.B.C.D.)4.(A.D.)5.(A.D.)(四)1.(A)2.(A)3.(B)4.(A)5.(B)第二章逻辑门电路(-)习题\n1、解:因为4种系列的TTL与非门的Vis都等于0.8V,所以小于、等于0.8V的输入在逻辑上都为0。2、解:因为4种系列的TTL与非门的Vih*=2V时,逻辑上为1。此时发射极电流不会从发射极流岀。当输入端悬空吋,因没有发射极电流的通路,也不会有发射极电流从发射极流出,与输入端接高电平等效,故TTL与非门输入端悬空,逻辑上也认为是1。3、解:对于或非门,其多余输入端必须接低电平,否则输出端将永远固定为低电平。而与非门的多余输入端必须接高电平。(二)1.(D.)2.(C)3.(B)4.(A.)5.(C.)(三)1.(B・D.)2.(A.C・D・)3.(A.B.C.E.)4、(A.B.E.)5.(A.B.D.E.)(四)1.(A)2.(A)3.(B)4.(A)5.(A)第二章组合逻辑电路习题1、解:设合格为1,不合格为0。用3线一8线译码器74138设计真值表ABCDFABCDFooooooiioooooo1iooO<□<►—QQCPDI图4-262、解:各触发器Q端波形如下图所示。各触发器的次态方程如下:⑴2,/+1=d=i,cpt(3)Qn+[=D=Q"fCPT(5)Qn+l=D=0,CPTQ3QQ4QCPQiQ2Q3Q4(2)Q,t+l=D=1,CP^(4)Q"+i=D=页CPJ(6)2,,+,=D=QnCPT(7)Qn+]=JQH+KQn=Q“,CPT(8)Qn+i=JQH+KQn=Q",CPI(9)0网=丿歹+kQ"=Q"0=O,CPT\n图4-27(二)1・(A.)2.(A.3.(A・)4.(A・)5.(B.)(三)1.(A.B.C.D.E.)2.(C・D.E.)3.(B.C.E.)4.(A.C.D.)5.(A.B.D.)(四)1.(A)2.(A3.(A)4.(A)5.(A)第五章时序逻辑电路(-)习题1>解:对于十二进制计数器,当输入十二个计数脉冲后,QbQvQiQo=0000,使计数器冋到全0状态。对于四位二进制加法计数器,输入十二个计数脉冲后,QAQ.Qo=1100,而十二进制加法计数器输入十二个计数脉冲后,Q3Q2QQo=0000o所以要用74161构成十二进制计数器,当计到QQQQ二1100,应使计数器Q’QQQ^OOOO。①置0复位法用74161构成十二进制计数器,令Cr=^Q;当计数到QQQQ二1100时厉=0。Cr=0对计数器清零,使QbQ2QiQo=OOOO,实现了十二进制计数。②预置端送0\n利用仃送0是另一种复位法。计数器计数到0:^0^=1011后,应具备送数条件。令Ld^QsQiQo,当计数器计数到Q'QQQhlOll时LD=0。第十二个计数脉冲到达时,将D3D2D.Do=OOOO置入计数器,从而使计数器复位。CPA.B.例1图十二进制计数器电路(A)利用刁复位⑻利用Z;复位Q。2、解:方法:先将74LS90构成十进制计数器,当Q2Q1二11时,将输出清0。Q3Q2Ro(l)SOcP2~~rRo<2>CP进位脉冲计数脉冲例2图六进制计数器电路3、解:方法:先将每片74LS90构成十进制计数器,然后级联,组成100进制计数器,当输出出现:00100100时,将输出同时清0。即用十位的Q1和个位的Q2送R0(l)和R0(2),这样,计数范围变为00〜23,即24进制计数器。\n先接成100进制计数器1,输出清0例3图二十四进制计数器电路(二)1.(B)2.(D.)3.(B.)4.(B.)5.(A.)(三)1.(A.B.)2.(B.C.E.)3.(A.B.C.E.)4.(B.D.E.)5.(A.B.C.D.)(四)1.(B)2.(B)3.(A)4.(B)5.(B)第八章脉冲波形的产生与整形(-)习题1、解:用555定时器构成施密特触发器的电路是一定的,6脚和2脚接到一起作为输入端。此时选择Vcc=6V,根据21有\VT=Vr+-Vr_=-x6一x6=2(V)满足题Fl要求。(二)1.(C.)2.(A.)3.(A.)4.(B.)5.(A.)(三)1.(A.B.C.D.E.)2.(A.B.C.)3.(A.・B.)4.(A.B・C・)5.(A.B.D.)(四)1.(A)2.(A)3.(B)4.(A)5.(A)

相关文档